找回密碼
 To register

QQ登錄

只需一步,快速開始

掃一掃,訪問微社區(qū)

打印 上一主題 下一主題

Titlebook: Formal Semantics and Proof Techniques for Optimizing VHDL Models; Kothanda Umamageswaran,Sheetanshu L. Pandey,Philip Book 1999 Springer Sc

[復(fù)制鏈接]
查看: 22971|回復(fù): 51
樓主
發(fā)表于 2025-3-21 19:53:09 | 只看該作者 |倒序?yàn)g覽 |閱讀模式
書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models
編輯Kothanda Umamageswaran,Sheetanshu L. Pandey,Philip
視頻videohttp://file.papertrans.cn/346/345901/345901.mp4
圖書封面Titlebook: Formal Semantics and Proof Techniques for Optimizing VHDL Models;  Kothanda Umamageswaran,Sheetanshu L. Pandey,Philip Book 1999 Springer Sc
描述.Formal Semantics and Proof Techniques for Optimizing VHDLModels. presents a formal model of VHDL that clearly specifies boththe static and dynamic semantics of VHDL. It provides a mathematicalframework for representing VHDL constructs and shows how thoseconstructs can be formally manipulated to reason about VHDL. Thedynamic semantics is presented as a description of what the simulationof VHDL means. In particular it specifies what values the signals of aVHDL description will take if the description were to be executed. Anadvantage of the approach is that the semantic model can be used tovalidate different simulation algorithms. The book also presents anembedding of the dynamic semantics in a proof checker which is thenused to prove equivalences of classes of VHDL descriptions. ..Formal Semantics and Proof Techniques for Optimizing VHDL Models.is written for hardware designers who are interested in the formalsemantics of VHDL.
出版日期Book 1999
關(guān)鍵詞Hardware; Hardwarebeschreibungssprache; Mathematica; Signal; VHDL; algorithms; logic; model; semantics; simul
版次1
doihttps://doi.org/10.1007/978-1-4615-5123-2
isbn_softcover978-1-4613-7331-5
isbn_ebook978-1-4615-5123-2
copyrightSpringer Science+Business Media New York 1999
The information of publication is updating

書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models影響因子(影響力)




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models影響因子(影響力)學(xué)科排名




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models網(wǎng)絡(luò)公開度




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models網(wǎng)絡(luò)公開度學(xué)科排名




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models被引頻次




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models被引頻次學(xué)科排名




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models年度引用




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models年度引用學(xué)科排名




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models讀者反饋




書目名稱Formal Semantics and Proof Techniques for Optimizing VHDL Models讀者反饋學(xué)科排名




單選投票, 共有 0 人參與投票
 

0票 0%

Perfect with Aesthetics

 

0票 0%

Better Implies Difficulty

 

0票 0%

Good and Satisfactory

 

0票 0%

Adverse Performance

 

0票 0%

Disdainful Garbage

您所在的用戶組沒有投票權(quán)限
沙發(fā)
發(fā)表于 2025-3-21 21:57:28 | 只看該作者
第145901主題貼--第2樓 (沙發(fā))
板凳
發(fā)表于 2025-3-22 04:05:57 | 只看該作者
板凳
地板
發(fā)表于 2025-3-22 07:56:34 | 只看該作者
第4樓
5#
發(fā)表于 2025-3-22 08:53:18 | 只看該作者
5樓
6#
發(fā)表于 2025-3-22 12:53:10 | 只看該作者
6樓
7#
發(fā)表于 2025-3-22 18:01:10 | 只看該作者
7樓
8#
發(fā)表于 2025-3-22 22:08:28 | 只看該作者
8樓
9#
發(fā)表于 2025-3-23 03:11:11 | 只看該作者
9樓
10#
發(fā)表于 2025-3-23 07:59:32 | 只看該作者
10樓
 關(guān)于派博傳思  派博傳思旗下網(wǎng)站  友情鏈接
派博傳思介紹 公司地理位置 論文服務(wù)流程 影響因子官網(wǎng) 吾愛論文網(wǎng) 大講堂 北京大學(xué) Oxford Uni. Harvard Uni.
發(fā)展歷史沿革 期刊點(diǎn)評(píng) 投稿經(jīng)驗(yàn)總結(jié) SCIENCEGARD IMPACTFACTOR 派博系數(shù) 清華大學(xué) Yale Uni. Stanford Uni.
QQ|Archiver|手機(jī)版|小黑屋| 派博傳思國際 ( 京公網(wǎng)安備110108008328) GMT+8, 2025-10-15 15:51
Copyright © 2001-2015 派博傳思   京公網(wǎng)安備110108008328 版權(quán)所有 All rights reserved
快速回復(fù) 返回頂部 返回列表
固原市| 共和县| 孙吴县| 闸北区| 于田县| 五指山市| 珠海市| 健康| 马关县| 水城县| 定兴县| 怀远县| 仁化县| 自治县| 含山县| 上饶县| 和平县| 北碚区| 蚌埠市| 灵寿县| 长阳| 江永县| 仙居县| 富裕县| 定襄县| 延边| 沁阳市| 鹿泉市| 合阳县| 随州市| 平顺县| 靖西县| 高清| 浦东新区| 子洲县| 武乡县| 黎川县| 辰溪县| 晋宁县| 银川市| 邯郸县|